#### Journal of Modeling in Engineering Volume Nomber (year) first page-last page This is an Open Access paper licensed under the Creative Commons License CC BY 4.0 license.



**Research** Article

Journal of Modeling in Engineering





# Design and Implementation of an Improved Thirteen Level Switched

# **Capacitor Inverter with Less Components**

## Masumeh Derakhshandeh<sup>1</sup>, Majid Hosseinpour<sup>2,\*</sup>, Mahdi Shahparasti<sup>3</sup>

<sup>1,2</sup> Department of Electrical Engineering, Faculty of Engineering, University of Mohaghegh Ardabili, Ardabil, Iran. <sup>3</sup>School of Technology and Innovations, University of Vaasa, 65200 Vaasa, Finland.

\* Corresponding Author: Majid Hosseinpour

#### PAPER INFO

#### Paper history:

Received: 2022-03-13 Revised: 2022-05-12 Accepted: 2022-10-19

#### Keywords:

Multilevel inverter, Switched-capacitor, Self-balancing voltage, Voltage stress of devices

#### ABSTRACT

In this paper, a 13-level switched-capacitor inverter with a voltage gain of 3 is proposed. The proposed structure generates a 13-level output using only one DC source, 11 switches, and 3 capacitors. The capacitors in the proposed structure, without the use of additional circuits or complex control methods, have the capability of self-balancing voltage. Additionally, the inrush current of the capacitors has been reduced using a soft charging method. The proposed structure has been compared with different 13-level structures presented in recent studies in terms of various parameters such as the number of semiconductor devices, the number of DC sources, voltage gain, Maximum Blocking Voltage (MBV), and Total Switching Voltage (TSV). Another advantage of the proposed structure is the non-use of a diode and its costeffectiveness. In addition, the power losses of the proposed structure have been evaluated, and its efficiency has been calculated for various output powers. Finally, the performance of the proposed structure has been verified through simulation and laboratory implementation under both stable and various dynamic conditions.

© 2013 Published by Semnan University Press. All rights reserved.

DOI: https://doi.org/

# طراحی و پیادهسازی اینورتر ۱۳ سطحی کلیدزنی خازنی بهبودیافته با تعداد ادوات کمتر

| چکيده                                                                                | اطلاعات مقاله            |
|--------------------------------------------------------------------------------------|--------------------------|
|                                                                                      | دریافت مقاله: ۱۴۰۲/۰۹/۱۰ |
| در این مقاله یک اینورتر ۱۳ سطحی کلیدزنی خازنی با بهره ولتاژ ۳ پیشنهاد شده است.       | یذیرش مقاله: ۱۴۰۳/۰۰/۱   |
| ساختار پیشنهادی، خروجی ۱۳ سطحی را تنها با استفاده از یک منبع dc، ۱۱ سوئیچ و ۳        |                          |
| خازن تولید میکند. خازنهای ساختار پیشنهادی بدون استفاده از مدارات اضافی یا روش        | واژگان کلیدی:            |
| کنترلی پیچیده دارای قابلیت تعادل خودکار ولتاژ میباشند. همچنین جریان هجومی خازنها     | اينورتر چندسطحي          |
| با استفاده از یک روش شارژ نرم کاهش یافته است. ساختار پیشنهادی با ساختارهای متفاوت    | كليدزني خازني            |
| ۱۳ سطحی ارائه شده در تحقیقات اخیر از حیث پارامترهای مختلف مانند تعداد ادوات          | تعادل خودكار ولتاژ       |
| نیمهرسانا، تعداد منابع dc، بهره ولتاژ، حداکثر ولتاژ مسدودکنندگی (MBV) و ولتاژ        | تنش ولتاژ ادوات          |
| مسدودکنندگی کل (TSV) مقایسه شده است. با بررسی نتایج این مقایسه قابل بیان است         | ,,,,,                    |
| که ساختار پیشنهادی نسبت به دیگر ساختارها به طرز قابل توجهی از تعداد ادوات نیمه       |                          |
| رسانای کمتر با TSV و بهره ولتاژ مناسب بهره میبرد. از مزایای دیگر ساختار پیشنهادی نیز |                          |
| میتوان به عدم استفاده از دیود و همچنین مقرون به صرفه بودن آن اشاره کرد. علاوه بر این |                          |
| تلفات توان ساختار پیشنهادی ارژیابی شده و راندمان آن برای توانهای خروجی مختلف         |                          |
| محاسبه شده است. در نهایت، کارایی ساختار پیشنهادی توسط شبیهسازی و پیادهسازی           |                          |
| آزمایشگاهی آن تحت شرایط پایدار و همچنین شرایط دینامیکی مختلف تایید شده است.          |                          |

معصومه درخشنده<sup>۱</sup>، مجید حسین پور <sup>۲،</sup>\*، مهدی شاهپرستی<sup>۳</sup>

#### ۱– مقدمه

اینورترهای چندسطحی (MLIs) به عنوان یکی از محبوب ترین ساختارها برای تبدیل ولتاژ DC به AC در کاربردهای متعددی شامل انتقال توان منابع تولید پراکنده، تجهیزات حمل و نقل الکتریکی (EV)، درایو صنعتی و جبران ساز توان راکتیو مورد استفاده قرار می گیرند [۱]-[۳]. از مزایای اینورترهای چندسطحی می توان به عملکرد هارمونیکی بهتر، راندمان بیشتر و تنش ولتاژ کمتر روی سوئیچها اشاره کرد. اینورترهای چندسطحی مرسوم عمدتا به صورت توپولوژی خازن شناور (FC)، توپولوژی نقطه خنثی مهار شده دیودی (NPC) و توپولوژی پل H آبشاری خنثی مهار شده دیودی می شوند [۴] و [۵]. در این ساختارها،

برای افزایش تعداد سطوح ولتاژ خروجی به منظور کاهش محتوای هارمونیکی کل، افزایش قابل توجهی در تعداد ادوات نیمهرسانا و همچنین تعداد منابع ولتاژ DC مشاهده میشود که این امر منجر به افزایش پیچیدگی مبدلها و در نتیجه افزایش هزینهی ساخت میشود [۶]. برای غلبه بر معایب ساختارهای مرسوم، اینورترهای چندسطحی کلیدزنی خازنی (SC-MLIs) ارائه شدهاند. استفاده از این اینورترها میتواند تعداد سطوح ولتاژ بالاتری ویژگی مهم کیفیت ولتاژ خروجی را بهبود میبخشد و به طور همزمان مبدل را تا حد امکان فشرده و ارزان نگه میدارد. عملکرد بدون سلف/بدون ترانسفورماتور با ویژگی

\_\_\_\_\_

<sup>\*</sup> پست الكترونيك نويسنده مسئول: hoseinpour.majid@uma.ac.ir

<sup>&</sup>lt;sup>۱</sup> فارغالتحصیل کارشناسی ارشد، دانشگاه محقق اردبیلی، اردبیل، ایران.

<sup>·</sup> دانشیار، دانشکده فنی و مهندسی، دانشگاه محقق اردبیلی، اردبیل، ایران.

<sup>&</sup>lt;sup>۳</sup> استادیار، دانشکده فناوری و نوآوری، دانشگاه واسا، واسا، فنلاند

تقویت ولتاژ از ویژگیهای اینورترهای چندسطحی کلیدزنی خازنی میباشد. خازنهای موجود در غالب این ساختارها قابلیت تعادل ولتاژ ذاتی دارند. در نتیجه نیازی به استفاده از مدارهای اضافی یا روشهای کنترلی پیچیده برای تعادل ولتاژ خازنها وجود ندارد [۸] و [۹]. از عمده دلایل تمایل محققان به اینورترهای چندسطحی کلیدزنی خازنی میتوان به مواردی مانند ۱) تولید حداکثر تعداد سطوح ولتاژ خروجی بهره ولتاژ خروجی با استفاده از یک یا چند منبع DC اشاره نمود [۱۰] در مقابل محدودیت اینورترهای چندسطحی کلیدزنی خازنی، جریان هجومی زیاد در مرحله شارژ خازنها میباشد. این ایراد میتواند منجر به خرابی خازنها و ادوات نیمههادی و در نتیجه کاهش قابلیت اطمینان اینورترهای چندسطحی کلیدزنی خازنی شود [۱۱].

ساختارهای متعددی برای اینورترهای چندسطحی کلیدزنی خازنی تاکنون ارائه شده است که هر کدام مزایا و معایب مربوط به خود را دارد. در مرجع [۱۲] توپولوژی ۱۳ سطحی كليدزنى خازنى با قابليت تعادل خودكار ولتاژ خازنها ارائه شده است که تنش ولتاژ روی سوئیچها را کاهش میدهد. با این حال این ساختار برای ایجاد ضریب افزایندگی ولتاژ ۳ برابری نیازمند تعداد ادوات کلیدزنی زیادی میباشد. توپولوژی مرجع [١٣] ساختاری ارائه میدهد که قابلیت تولید سطوح ولتاژ ۹ و ۱۳ سطحی را دارا میباشد. برای تولید این دو سطح، نیازی به تغییر اتصال سوئیچها، دیودها و خازنها نبوده و صرفا با تغییر استراتژی کلیدزنی این امر محقق میشود. این ویژگی ساختار اینورتر چندسطحی کلیدزنی خازنی موردنظر را برای استفاده در کاربردهایی مانند سیستم فتوولتائیک، پیل سوختی و کاربرد در درایوهای صنعتی مناسب میسازد. در مقابل میزان تنش ولتاژ كل سوئيچها در اين ساختار مقدار قابل توجهى است. توپولوژی چندسطحی کلیدزنی خازنی ارائه شده در [۱۴] برای کاربردهایی مانند سیستمهای آبیاری، کاربردهای UPS و کاربردهای درایو موتور مناسب است. با این حال این ساختار با استفاده از ۱۶ سوئیچ قدرت و دو منبع dc، ولتاژ خروجی ۱۳ سطحی تولید میکند که حجم و هزینه ساختار را افزایش میدهد. توپولوژی ارائه شده در مرجع [۱۵]

اینورتر ۱۳ سطحی کلیدزنی خازنی با بهره ولتاژ ۶ ارائه میدهد. این اینورتر برای کاربردهای توان بالا مناسب است و برای تولید سطوح منفی ولتاژ نیازی به پل H ندارد. با این حال میزان تنش ولتاژ کل سوئیچها در این ساختار مقدار قابل توجهی است.

در ساختارهای ارائه شده مذکور در مراجع [۱۲]-[۱۵] برای محدودسازی جریان هجومی راهکاری ارائه نشده است. این ايراد منجر به كاهش قابليت اطمينان، افزايش ظرفيت نامي سوئیچها و افزایش هزینه اینورتر ارائه شده می شود. بنابراین چالش اینورترهای چندسطحی کلیدزنی خازنی كاهش/كنترل تنش جريان/تلفات سوئيچها با استفاده از روشهای مختلف میباشد. استفاده از روشهای مبتنی بر شارژ نرم یا مدولاسیون پهنای پالس (PWM) هیبریدی از روشهایی برای محدودسازی این جریان هجومی در مرحله شارژ خازنها میباشد. به طور مثال ساختارهای ارائه شده در مراجع [11]، [18] و [1۷] دارای روشهایی برای محدودسازی جریان هجومی زیاد میباشند. در ساختار ارائه شده در مرجع [۱۱]، جریانهای هجومی خازن با استفاده از یک سلف شارژ یا یک مبدل بوست در طبقه ورودی اینورتر کاهش می یابد. ساختار ارائه شده به دلیل ویژگیهای تقویت ولتاژ، حداقل تعداد سوئیچ و منبع dc واحد برای کاربرد در سیستمهای انرژی تجدیدپذیر مناسب میباشد. در مقابل ساختار ارائه شده نیازمند پل H برای تولید سطوح منفی میباشد. در مرجع [۱۶] یک اینورتر کلیدزنی خازنی ۶ سطحی تکفاز و همچنین نوع سهفاز آن ارائه شده است. هر دو پیکربندی تکفاز و سافاز از منبع ولثاژ DC واحد بهره میبرند که قابلیت تعادل خودکار ولتاژهای خازن از ویژگیهای جالب آنهاست. علاوه بر این، جریان نشتی که یکی از موارد مهم در کاربردهای PV است، به طور موثری با استفاده از یک سلف سری با منبع ورودی در اینورتر ارائه شده تضعیف می شود. با این حال، این ساختار قادر به تولید سطح ولتاژ صفر نمیباشد. در مرجع [۱۷] دو ساختار اینورتر ۱۳ سطحی کلیدزنی خازنی بهبودیافته نسبت به مرجع [۱۸] ارائه شده است. مزیت اصلی این دو ساختار بهبودیافته استفاده از یک خازن ولتاژ بالای کمتر نسبت به ساختار [۱۸] میباشد. در این دو ساختار جریان هجومی خازنها با

استفاده از روش مدولاسیون پهنای پالس (PWM) هیبریدی محدود شده است. در مقابل این دو ساختار از تعداد سوئیچهای بیشتری نسبت به ساختار پایه استفاده میکنند. در این مقاله یک ساختار اصلاح شده برای اینورتر ۱۳ سطحی کلیدزنی خازنی با بهره ولتاژ ۳ پیشنهاد شده است. از ویژگیهای ساختار پیشنهادی میتوان به مواردی نظیر استفاده از تنها یک منبع DC، تولید ولتاژ ۱۳ سطحی با استفاده از صرفا ۱۱ کلید قدرت و تعادل خودکار هر ۳ خازن ساختار پیشنهادی بدون نیاز به مدارات جانبی یا روشهای كنترلي پیچیده، مقدار مناسب براي تنش ولتاژ كل سوئیچها و کاهش جریا<mark>ن</mark> هجومی هنگام شارژ خازنها اشاره کرد. ساختار ادامه مقاله به شرح زیر است: در بخش دوم توصیف کلی ساختار پیشنهادی به همراه نحوه عملکرد مدار ارائه شده است. تحلیل تلفات توان و یک تحلیل مقایسهای کامل برای تایید برتری عملکرد ساختار پیشنهادی به ترتیب در بخش سوم و چهارم ارائه خواهد شد. در بخش پنجم نتایج شبیهسازی و پیادهسازی ساختار پیشنهادی ارائه شده و نتیجهگیری مقاله در بخش ششم انجام گرفته است

#### ۲- ساختار پیشنهادی

در این بخش مدار ساختار پیشنهادی تشریح شده و اصول عملکرد آن توضیح داده خواهد شد. در ادامه طراحی خازنهای مدار پیشنهادی انجام شده و استراتژی مدولاسیون تبیین خواهد شد. در انتها در خصوص فرآیند شارژ نرم خازنها بحث خواهد شد.

#### ۲-۱- تشریح مدار

ساختار اینورتر ۱۳ سطحی کلیدزنی خازنی پیشنهادی در شکل ۱ نشان داده شده است که میتواند ولتاژ ورودی را تا ۳ برابر افزایش دهد. ساختار پیشنهادی شامل یک منبع dc (Vin)، سه خازن (C1، C2 و C3) و تنها ۱۱ کلید قدرت -S1) (Vin)، سه خازن (C1، C2 و C3) و تنها ۱۱ کلید قدرت -S1) (Vin)، سه خازن (C1، C1 و C3) و تنها ۱۱ کلید قدرت -A1 (C1 میباشد. این ساختار قابلیت تولید یک ولتاژ خروجی ویژگی تقویت ذاتی ولتاژ به مبدلهای C1 ادارد و با توجه به نیست. برای دستیابی به یک خروجی ۱۳ سطحی با بهره ولتاژ ۳، ولتاژ خازنهای C1 و C2 به اندازه aV و خازن C3 به



شکل ۱- ساختار اینورتر پیشنهادی

اندازه 0.5V<sub>in</sub> به صورت خودکار و بدون استفاده از سیستم کنترل اضافی شارژ میشوند. این تعادل ولتاژ خودکار خازنها با استفاده از روش اتصال سری/موازی به دست میآید. این ویژگی پیچیدگی کنترل اینورتر پیشنهادی و به طبع آن هزینه را کاهش میدهد.

#### ۲-۲- اصول عملکرد

ىيشود:

مسیر جریان و حالتهای عملیاتی برای سطوح ولتاژ خروجی در شکل ۲ نشان داده شده است. همچنین حالتهای مختلف کلیدزنی ساختار پیشنهادی در جدول ۱ بیان شده است. تحلیل عملکرد مدار ساختار پیشنهادی برای تایید تعادل خودکار خازنها مطابق شکل ۲ به صورت زیر انجام

جدول ۱- حالتهای کلیدزنی اینورتر پیشنهادی

| کلیدهای روشن                                                                                    | ولتاژ خروجى         |
|-------------------------------------------------------------------------------------------------|---------------------|
| S <sub>2</sub> ,S <sub>6</sub> ,S <sub>7</sub> ,S <sub>8</sub> ,S <sub>11</sub>                 | 0V <sub>in</sub>    |
| S <sub>2</sub> ,S <sub>5</sub> ,S <sub>7</sub> ,S <sub>8</sub> ,S <sub>10</sub>                 | $0.5 V_{in}$        |
| S <sub>2</sub> ,S <sub>3</sub> ,S <sub>4</sub> ,S <sub>9</sub> ,S <sub>11</sub>                 | $1V_{in}$           |
| S <sub>2</sub> ,S <sub>3</sub> ,S <sub>4</sub> ,S <sub>9</sub> ,S <sub>10</sub>                 | $1.5 V_{in}$        |
| S <sub>2</sub> ,S <sub>3</sub> ,S <sub>6</sub> ,S <sub>7</sub> ,S <sub>9</sub> ,S <sub>11</sub> | $2V_{\text{in}}$    |
| S <sub>2</sub> ,S <sub>4</sub> ,S <sub>5</sub> ,S <sub>7</sub> ,S <sub>9</sub> ,S <sub>10</sub> | $2.5 V_{in}$        |
| S <sub>2</sub> ,S <sub>5</sub> ,S <sub>6</sub> ,S <sub>9</sub> ,S <sub>11</sub>                 | $3V_{in}$           |
| S <sub>1</sub> ,S <sub>3</sub> ,S <sub>4</sub> ,S <sub>8</sub> ,S <sub>10</sub>                 | -0.5V <sub>in</sub> |
| S <sub>1</sub> ,S <sub>3</sub> ,S <sub>4</sub> ,S <sub>8</sub> ,S <sub>11</sub>                 | $-1V_{in}$          |
| $S_1, S_4, S_5, S_7, S_8, S_{10}$                                                               | -1.5V <sub>in</sub> |
| S <sub>1</sub> ,S <sub>3</sub> ,S <sub>6</sub> ,S <sub>7</sub> ,S <sub>8</sub> ,S <sub>11</sub> | -2V <sub>in</sub>   |
| S <sub>1</sub> ,S <sub>5</sub> ,S <sub>6</sub> ,S <sub>8</sub> ,S <sub>10</sub>                 | -0.5V <sub>in</sub> |
| S <sub>1</sub> ,S <sub>5</sub> ,S <sub>6</sub> ,S <sub>8</sub> ,S <sub>11</sub>                 | -3V <sub>in</sub>   |



شکل ۲- عملکرد ساختار پیشنهادی

خازن C2 از طریق کلیدهای S<sub>6</sub> ،S<sub>3</sub> و S<sub>7</sub> توسط V<sub>in</sub> شارژ میشود.

حالت ۱ ( $V_o=0V_{in}$ ) : سطح ولتاژ خروجی صفر با روشن کردن کلیدهای  $S_2$  و  $S_1$  تولید می شود، در این حالت

حالت ۲ ( $V_0=\pm 0.5$  ): سطح ولتاژ خروجی 0.5 – صرفا با دشارژ خازن  $C_3$  توسط کلیدهای  $S_2$   $S_3$  و  $S_1$  تولید می شود، در این حالت خازن  $C_1$  از طریق کلیدهای  $S_4$  و  $S_5$  توسط  $V_{in}$  شارژ می شود. به طور مشابه، سطح ولتاژ خروجی 0.5-با شارژ خازن  $C_3$  به صورت سری با منبع  $V_{in}$  توسط کلیدهای با شارژ خازه  $S_3$  و  $S_1$  تولید می شود.

حالت ۳ ( $V_0=1V_{in}$ ) : سطح ولتاژ خروجی 1+ با در نظر گرفتن منبع ولتاژ  $V_{in}$  در مسیر جریان بار با روشن کردن کلیدهای 2<sub>2</sub>  $S_4$   $S_5$   $S_2$  و  $S_{11}$  تولید میشود. به طور مشابه، سطح ولتاژ خروجی 1- با روشن کردن کلیدهای 2<sub>3</sub>  $S_1$   $S_4$   $S_3$  و  $S_1$  و  $S_8$  و  $S_1$  و  $S_8$ 

حالت  $(V_0 = 1.5V_{in})$  حالت  $(V_0 = 1.5V_{in})$  دالت خازن  $C_3$  به صورت سری با منبع ولتاژ تولید می شود. به طور مشابه، سطح ولتاژ خروجی 1.5- با شارژ خازن  $C_3$  و دشارژ خازن  $C_2$  به صورت سری با منبع ولتاژ تولید می شود. در این حالت خازن  $C_1$  به صورت سری با منبع ولتاژ تولید می شود. در این حالت کارن  $C_1$  به صورت موازی با منبع ولتاژ شارژ می شود. حالت کارن  $C_1$  به صورت موازی با منبع ولتاژ شارژ می شود. خازن  $C_1$  به صورت سری با منبع ولتاژ خروجی 2+ با دشارژ خازن  $C_1$  به صورت سری با منبع ولتاژ توسط کلیدهای  $S_2$ خازن  $C_1$  به صورت سری با منبع ولتاژ توسط کلیدهای ولتاژ خازن  $C_1$  به صورت سری با منبع ولتاژ توسط کلیدهای ولتاژ خازن  $C_1$  به صورت سری با منبع ولتاژ توسط کلیدهای ولتاژ خازن  $C_1$  به صورت سری با منبع ولتاژ توسط کلیدهای ولتاژ خاز خروجی 2- با دشارژ خازن  $C_1$  به صورت سری با منبع ولتاژ با روشن کردن کلیدهای  $C_1$  دار طریق کلید  $S_7$  به صورت موازی با منبع ولتاژ شارژ می شود.

حالت ۶ ( $V_0=\pm 2.5 V_{in}$ ) : سطح ولتاژ خروجی 2.5+ با دشارژ هر دو خازن  $C_2$  و  $C_3$  به صورت سری با منبع ولتاژ تولید

می شود. در این حالت خازن  $C_1$  با روشن کردن کلید  $S_7$  به صورت موازی با منبع ولتاژ شارژ می شود. به طور مشابه، سطح ولتاژ خروجی 2.5- با شارژ خازن  $C_3$  و دشارژ خازنهای  $C_2$  و  $C_3$  به صورت سری با منبع ولتاژ توسط روشن کردن کلیدهای  $S_1$   $S_5$   $S_6$   $S_6$   $S_5$  و  $C_1$  تولید می شود.

حالت ۷ ( $V_0=\pm 3V_{in}$ ) : سطح ولتاژ خروجی 3 + با دشارژ خازنهای C1 و C2 به صورت سری با منبع ولتاژ توسط روشن کردن کلیدهای  $S_0$ ،  $S_0$ ،  $S_1$ ،  $S_2$  و  $S_1$  تولید میشود. به طور مشابه، سطح ولتاژ خروجی 3- با دشارژ خازنهای C1 و C2 به صورت سری با منبع ولتاژ توسط روشن کردن کلیدهای C1،  $S_0$ ،  $S_0$ ،  $S_0$  و C1 تولید میشود.

#### ۲-۳- طراحی خازن

در شکل ۳، ۱۳ حالت عملکردی ولتاژ خروجی ساختار پیشنهادی در یک دوره تناوب نشان داده شده است. با توجه به مدت زمان شارژ و دشارژ خازنها مطابق شکل ۳، خازنها در یک دوره تناوب خروجی چندین بار شارژ و دشارژ میشوند. این امر منجر به بازیابی سریع ولتاژ خازنها در بازههای زمانی کوتاه میشود و در بهبود عملکرد اینورتر کلیدزنی خازنی تاثیرگذار است.

مقدار ظرفیت خازن به عوامل مختلفی مانند حداکثر بازه زمانی دشارژ خازنهای C<sub>1</sub> و C<sub>2</sub>، کل بازه زمانی دشارژ خازن C<sub>3</sub> در نیم سیکل مثبت، ریپل ولتاژ کم، فرکانس نامی و کاربرد اینورتر بستگی دارد. با توجه به این که ریپل ولتاژ مجاز خازن، مابین ۵ تا ۱۰ درصد می باشد، پس ضروری است که در ساختار پیشنهادی جهت کاهش تلفات توان و بهبود کیفیت ولتاژ و همچنین بازده اینورتر، ریپل ولتاژ خازن



شکل ۳- نحوه شارژ و دشارژ خازنها

$$C_{3} \geq \frac{2 I_{omax}}{K \omega (0.5 V_{in})} [cos (0.083 - \varphi) + cos (0.42 - \varphi) + cos (0.84 - \varphi) - cos (0.25 - \varphi) - cos (0.62 - \varphi) - cos (1.16 - \varphi)]$$
(1.1)

با اعمال مقادیر خازنها برای اینور تر پیشنهادی توسط روابط بالا و استفاده از روش اتصال سری/موازی تعادل ولتاژ خودکار خازنها تایید میشود.

#### ۲-۴- استراتژی مدولاسیون

برای استراتژی کنترلی اینورترهای چندسطحی روشهای مختلفی نظیر روشهای کلیدزنی فرکانس بالا (مانند مدولاسیون پهنای پالس چند حامل و مدولاسیون پهنای پالس بردار فضایی) [۱۹] و [۲۰] و روشهای کلیدزنی فرکانس پایین (مانند کنترل نزدیکترین سطح و حذف هارمونیک انتخابی) [۲۱] و [۲۲] وجود دارند. در این مقاله هارمونیک انتخابی) [۲۱] و [۲۲] وجود دارند. در این مقاله یک استراتژی مدولاسیون پهنای پالس شیفت سطح ایک استراتژی مدولاسیون پهنای پالس شیفت سطح ایک استراتژی مدولاسیون پهنای پالس شیفت مطح ایک استراتژی مدولاسیون پهنای پالس میفت مطح ایک استراتژی مدولاسیون پهنای پالس می م یک این مطح این مطحی، مطابق با شکل ۴، ۶ شکل موج حامل Aci-Aco پا دامنه و فرکانس یکسان  $f_s$  با یک شکل موج مرجع سینوسی Aref با فرکانس f مقایسه می شوند. شاخص

مدولاسیون برای شکل ۴ به صورت زیر بیان میشود:

$$M = \frac{A_{ref}}{6 A_C}$$

مطابق شکل ۴، فرایند مدولاسیون به ۶ بخش تقسیم می شود. در هر بخش با توجه به رابطه بین شکل موج سینوسی و شکل موج حامل، پالس های کلیدزنی مربوط به هر سطح ولتاژ تولید می شود که با توجه به جدول ۱ برای روشن کردن کلیدها مورد استفاده قرار می گیرد.

## ۲-۵- شارژ نرم

(11)

از محدودیتهای اینورترهای چندسطحی کلیدزنی خازنی، جریان هجومی زیاد در مرحله شارژ خازنها میباشد. جریان هجومی زیاد خازنها باعث افزایش تنش جریان کلیدهای درگیر در مسیر شارژ، خرابی خازنها و کاهش بازده مبدل میشود. بنابراین، چالش اینورترهای چندسطحی کلیدزنی میشود. بنابراین، چالش اینورترهای چندسطحی کلیدزنی خازنی فرآیند شارژ خازنها برای کنترل جریان هجومی خازنها میباشد. در ساختار پیشنهادی مطابق شکل ۵، روش شارژ نرم با استفاده از یک سلف L<sub>CH</sub> به همراه دیود کاهش یابد. با درنظر گرفتن بازه زمانی یکسان برای سطوح ولتاژ مختلف، مقدار دشارژ خازنها را میتوان به صورت زیر بیان کرد:

$$\Delta Q_{C_{l}} = 2 \int_{t_{4}}^{T} I_{omax} \sin\left(\omega t - \varphi\right) dt \tag{1}$$

$$\Delta Q_{C_2} = 2 \int_{t_5}^{\frac{T}{4}} I_{omax} \sin\left(\omega t - \varphi\right) dt \tag{(7)}$$

$$\Delta Q_{C_3} = 2 \left[ \int_{t_1}^{t_2} I_{omax} \sin(\omega t - \varphi) dt + \int_{t_3}^{t_4} I_{omax} \sin(\omega t - \varphi) dt + \int_{t_5}^{t_6} I_{omax} \sin(\omega t - \varphi) \right]^{(\mathcal{W})} dt$$

میباشد و *I<sub>omax</sub> م*اکزیمم جریان بار است. معادله (۴) فاصله زمانی سطوح مختلف ولتاژ خروجی برای محاسبه ظرفیت خازن را نشان میدهد.

$$t_{1} = \frac{\sin^{-1}(1/12)}{\omega} \quad t_{2} = \frac{\sin^{-1}(3/12)}{\omega}$$

$$t_{3} = \frac{\sin^{-1}(5/12)}{\omega} \quad t_{4} = \frac{\sin^{-1}(7/12)}{\omega}$$

$$t_{5} = \frac{\sin^{-1}(9/12)}{\omega} \quad t_{6} = \frac{\sin^{-1}(11/12)}{\omega}$$

$$t_{7} = \left(\frac{T}{2} - t_{6}\right) \quad t_{8} = \left(\frac{T}{2} - t_{7}\right)$$
( $\Delta$ )

که N<sub>L</sub> تعداد سطوح خروجی میباشد. با توجه به رابطه ریپل ولتاژ بیان شده در معادله (۶) ظرفیت خازن مطابق (۷) بیان می شود:

$$\Delta V_c = \frac{\Delta Q_c}{C} \tag{9}$$

$$C_{1} \geq \frac{\Delta Q_{C_{1}}}{KV_{in}} \quad and \quad C_{2} \geq \frac{\Delta Q_{C_{2}}}{KV_{in}} \tag{V}$$
  
and  $C_{3} \geq \frac{\Delta Q_{C_{3}}}{K(0.5V_{in})}$ 

K بیان گر درصد ریپل مجاز ولتاژ خازنها است. در نهایت ظرفیت خازنی با استفاده از معادلههای بالا به صورت زیر به دست می آید:

$$C_{I} \geq \frac{2 I_{omax}}{K \omega V_{in}} \Big( \cos \big( 0.623 - \varphi \big) - \sin \varphi \Big) \tag{A}$$

$$C_{2} \geq \frac{2 I_{omax}}{K \omega V_{in}} \Big( \cos \big( 0.85 - \varphi \big) - \sin \varphi \Big) \tag{9}$$



شکل ۴- (الف): شمای کلی (ب): پیادەسازی استراتژی مدولاسیون برای اینورتر پیشنهادی

موازی هرزگرد Df آن محقق شده است. واحد شارژ نرم در ساختار پیشنهادی با اتصال سری با منبع ورودی DC برای محدودسازی جریان هجومی به کار گرفته شده است. وجود سلف مانع تغییر ناگهانی جریان شده و م جریان کنترل شدهای ارائه میدهد با این حال منجر به اسپایک ولتاژ میشود. بنابراین در ساختار شارژ یک دیود موازی با سلف برای جلوگیری از این اضافه ولتاژ به کار میرود. دیود موازی با سلف یک مسیر جدا برای جریان فراهم میکند که میتواند



شکل ۵- ساختار پیشنهادی همراه با روش شارژ نرم

از اضافه ولتاژ جلوگیری کند. این دیود مانع شارژ بیش از حد خازنها شده و منجر به تثبیت ولتاژ خازنها می شود [۲۴]. پس وجود سلف در مسیر شارژ خازنها امکان شارژ نرم با تنش جریان کم را فراهم می کند و وجود دیود مانع خرابی خازنها می شود.

## ۳- تحليل تلفات توان

در این بخش تلفات توان و راندمان اینورتر ۱۳ سطحی پیشنهادی محاسبه شده است. به طور کلی برای اینورترهای چند سطحی کلیدزنی خازنی سه نوع تلفات شامل تلفات کلیدزنی (Psw)، تلفات هدایتی (Pc) و تلفات ریپل خازن (Pr) در نظر گرفته میشود. بنابراین تلفات کل در اینورترهای چندسطحی کلیدزنی خازنی به صورت زیر بیان میشود:  $P_{losses} = P_C + P_{Sw} + P_r$  (۱۲) تلفات هدایتی و کلیدزنی مربوط به تلفات در کلیدهای نیمهرسانای قدرت میباشد، درحالی که تلفات ریپل خازن نشاندهنده تلفات در خازن است.

## ۳-۱- تلفات کلیدزنی

عملکرد غیر ایدهآل ادوات نیمهرسانای قدرت منجر به تلفات کلیدزنی میشود. برای محاسبه این تلفات، تغییر ولتاژ و جریان سوئیچ هنگامی که سوئیچ روشن و خاموش میشود به صورت خطی در نظر گرفته میشود. بنابراین تلفات توان کلیدزنی سوئیچها میتواند به صورت زیر بیان شود [20]:

$$P_{SW} = f \left[ \sum_{k=l}^{N_S} \left( \sum_{i=l}^{N_{ON,k}} \frac{V_{sw,k} \times I_{ON} \times t_{ON}}{6} + \sum_{i=l}^{N_{OFF,k}} \frac{V_{sw,k} \times I_{OFF} \times t_{OFF}}{6} \right) \right]$$
(17)

که در آن Ns ، f و Nsw,k به ترتیب بیانگر فرکانس ولتاژ خروجی، تعداد کل سوئیچها و ولتاژ حالت خاموش سوئیچ Ml میباشد. IoF و IoF به ترتیب جریان عبوری از سوئیچ بعد از روشن شدن سوئیچ و قبل از خاموش شدن سوئیچ میباشد. IoF و toF به ترتیب بیانگر مدت زمان مورد نیاز میباشد. NoN و خاموش کردن یک سوئیچ میباشد. NoN,k برای روشن و خاموش میدن است که سوئیچ ام در یک دوره زمانی روشن و خاموش میشود.

## ۲–۲–تلفات هدایتی

مقاومت داخلی و افت ولتاژ ادوات نیمهرسانا در حالت روشن منجر به تلفات هدایتی میشود، این تلفات شامل مجموع تلفات هدایتی روی سوئیچ (Pc.s) و دیود موازی معکوس آن (Pc.a) میباشد که به صورت زیر محاسبه میشود.

$$P_{C,s} = V_{S,ON} i(t) + R_{S} i^{\alpha}(t)$$

$$P_{C,d} = V_{d,ON} i(t) + R_{d} i^{2}(t)$$
(14)

که  $V_{S,ON}$  و  $R_S$  به ترتیب نشان دهنده افت ولتاژ و مقاومت سوئیچ هنگام روشن بودن سوئیچ میباشد و به طور مشابه Vd,ON و  $R_d$  به ترتیب نشان دهنده افت ولتاژ و مقاومت دیود هنگام هدایت دیود است.  $\alpha$  یک ضریب ثابت وابسته به مشخصات سوئیچ است. تلفات هدایتی کل در تمام سوئیچها و دیودهای موازی معکوس با توجه به معادله (۱۴) به صورت زیر بیان می شود [۲۶].

$$P_{C} = \sum_{k=1}^{N_{s}} \frac{1}{2\pi} \int_{0}^{2\pi} \left[ V_{s,ON} i(t) + R_{s} i^{\alpha}(t) \right] dt + \sum_{k=1}^{Nd} \frac{1}{2\pi} \int_{0}^{2\pi} \left[ V_{d,ON} i(t) + R_{d} i^{2}(t) \right] dt$$
(10)

## ۳-۳- تلفات ریپل خازن

هنگامی که خازنهای اینورتر چندسطحی کلیدزنی خازنی به صورت موازی با منبع dc شارژ میشوند، مقاومت سری معادل خازن (ESR) باعث یک تفاوت ولتاژ بین ولتاژ منبع و ولتاژ مطلوب خازن میشود که افت ولتاژ در شکل موج خروجی را به دنبال دارد. این تفاوت ولتاژ منجر به تلفات ریپل در خازن میشود. تلفات ریپل در خازن به ریپل ولتاژی که در خازن ظاهر میشود بستگی دارد که توسط رابطه زیر بیان میشود [۲۷].

$$\Delta V_{C_i} = \frac{1}{C_i} \int_{t_a}^{t_b} I_{C_i}(t) dt$$

$$P_r = \frac{1}{2} f_{sw} \sum_{i=l}^{N} C_i \Delta V_{C_i}^2$$
(19)

که I<sub>C،</sub> ،N و I<sub>C</sub>، t<sub>b</sub>-t<sub>a</sub> به ترتیب بیانگر تعداد خازنها، جریان شارژ خازن و مدت زمان دشارژ خازن می باشد. با در نظر گرفتن تلفات توان کل به دست آمده در معادله (۱۲)، راندمان اینورتر پیشنهادی به صورت زیر قابل بیان است.

$$\eta = \frac{P_{out}}{P_{out} + P_{losses}} = \frac{P_{out}}{P_{out} + P_C + P_{SW} + P_r}$$
(1Y)

## ۴– مقایسه با دیگر توپولوژیها

در این بخش برای تحلیل مزایا و معایب اینورتر پیشنهادی، ساختار آن با ساختارهای مشابه ارائه شده در جدول ۲ مقایسه شده است. مقایسه توپولوژیها بر اساس پارامترهای مختلفى مانند بهره ولتاژ، تعداد منابع dc، تعداد سوئيچ، تعداد ديود، تعداد خازن، حداكثر ولتاژ مسدودكنندگی (MBV) و ولتاژ مسدودکنندگی کلی (TSV) انجام شده است. همانطور که از جدول ۲ قابل مشاهده است توپولوژی پیشنهادی تنها با ۱۱ کلید، ولتاژ خروجی ۱۳ سطحی با بهره ولت<mark>اژ</mark> ۳ تولید میکند. تمام توپولوژیهای ارائه شده در جدول ۲ همانند توپولوژی پیشنهادی، ۱۳ سطحی میباشند. مرجع TSV با بهره ولتاژیکسان با ساختار پیشنهادی با اینکه TSV نسبتا بهتری دارد، اما تعداد دیود و خازنهای آن بیشتر است. افزایش تعداد خازن منجر به افزایش جریان هجومی می شود که باعث مطلوب نبودن ساختار پیشنهادی است. مرجع [1۴] TSV نسبتا کمتری نسبت به ساختار پیشنهادی ارائه میدهد، با این حال نیازمند تعداد منابع و سوئيچ بيشتر است كه افزايش هزينه را به دنبال دارد. ساختارهای مراجع [۱۷] و [۱۸] با اینکه بهره ولتاژ بیشتری نسبت به توپولوژی پیشنهادی ارائه میدهند، اما TSV این ساختارها به طور قابل توجهی افزایش یافته است.

در مرجع [۲۷] با اینکه با بهره ولتاژ و تعداد منابع یکسان با ساختار پیشنهادی TSV نسبتا کمتری ارائه میدهد اما تعداد سوئیچ بیشتری نسبت به ساختار پیشنهادی دارد. توپولوژی ارائه شده در مرجع [۲۸] با بهره ولتاژ یکسان و TSV نزدیک به ساختار پیشنهادی، در مقایسه با توپولوژی پیشنهادی به طور قابل توجهی نیازمند تعداد زیادی از ادوات

| $CF_2$<br>$\alpha=1.5$ | CF <sub>1</sub><br>α=1.5 | CF <sub>2</sub><br>α=0.5 | CF <sub>1</sub><br>α=0.5 | MBV | TSV<br>(×Vin) | В | N <sub>DC</sub> | N <sub>C</sub> | N <sub>Dr</sub> | N <sub>DD</sub> | Nsw | ساختارها           |
|------------------------|--------------------------|--------------------------|--------------------------|-----|---------------|---|-----------------|----------------|-----------------|-----------------|-----|--------------------|
| 3.03                   | 4.34                     | 2.60                     | 3.04                     | 2   | 17            | 3 | 1               | 4              | 11              | 4               | 12  | [17]               |
| 3.17                   | 4.59                     | 2.7                      | 3.17                     | 2   | 18.5          | 3 | 1               | 3              | 13              | 3               | 13  | [١٣]               |
| 7.23                   | 10                       | 6.31                     | 7.24                     | 3   | 18            | 3 | 2               | 4              | 16              | 2               | 16  | [14]               |
| 3.2                    | 6.58                     | 2.78                     | 3.8                      | 4   | 35            | 6 | 1               | 3              | 15              | 0               | 15  | [١۵]               |
| 3.05                   | 6.42                     | 2.61                     | 3.73                     | 3   | 35            | 6 | 1               | 3              | 12              | 4               | 12  | [\Y]               |
| 3.05                   | 6.42                     | 2.60                     | 3.73                     | 3   | 35            | 6 | 1               | 3              | 13              | 2               | -13 | [\\]               |
| 2.87                   | 4.19                     | 2.45                     | 2.88                     | 2   | 17            | 3 | 1               | 3              | 12              | 1               | 13  | [77]               |
| 2.92                   | 4.31                     | 2.46                     | 2.93                     | 2   | 18            | 3 | 1               | 3              | 11              | 3               | 12  | [77]               |
| 6.78                   | 9.58                     | 5.74                     | 6.78                     | 3   | 20            | 3 | 2               | 4              | 14              | 2               | 14  | [٢٩]               |
| 3.10                   | 6.38                     | 2.68                     | 3.78                     | 3   | 34            | 6 | 1               | 3              | 14              | 1               | 14  | [٣٠]               |
| 2.65                   | 4.11                     | 2.16                     | 2.65                     | 3   | 19            | 3 | 1               | 3              | 11              | 0               | 11  | ساختار<br>پیشنهادی |

جدول ۲- مقایسهی ساختارهای ۱۳ سطحی

 $CF_2 = \frac{\left(N_{SW} + N_{Dr} + N_{DD} + N_C + (\alpha T S V / B) \times N_{DC}\right)}{N_{Level}} \tag{19}$ 

پیشنهادی و همچنین ساختارهای مرجع [۱۲]، [۱۳] و [۲۸] برای بررسی تلفات و راندمان و مقایسه آنها انجام شده است. برای بررسی و مقایسه منصفانه، بررسی تلفاتی در شرایط کاملا یکسان انجام شده است. یعنی سوئیچهای مشابه برای تمام ساختارهای تحت بررسی به کار رفته و تحت ولتاژ ورودی و توان خروجی یکسان شبیه سازی تلفاتی انجام شده است. از آنجا که در ساختار پیشنهادی هیچ دیودی به کار نرفته است پس تلفات هدایتی مربوط به دیود وجود نخواهد داشت که باعث افزایش راندمان ساختار پیشنهادی می شود. با توجه به نتایج این شبیه سازی که در میباشد که این مقرون به صرفه نبودن ساختار ارائه شده را نشان میدهد. در ساختار ارائه شده در مرجع [۲۹] تنها دو سوئیچ حداکثر ولتاژ مسدودکنندگی (MBV) را تحمل میکنند، با این حال با بهره ولتاژ برابر با توپولوژی پیشنهادی TSV نسبتا زیادی دارد و همچنین نیازمند دو منبع میباشد که منجر به افزایش هزینه میشود. مرجع [۳۰] با MBV یکسان با توپولوژی پیشنهادی، بهره ولتاژ بیشتری نسبت به آن دارد ولی ۹ سوئیچ در ساختار ارائه شده MBV را تحمل میکنند.

بنابراین میتوان گفت ساختار پیشنهادی با بهره ولتاژ ۳ ویژگیهای ساختاری بهتری مانند تعداد ادوات کم، منبع dc واحد و TSV مناسب نسبت به ساختارهای بررسی شده اخیر ارائه میدهد. علاوه بر این دو پارامتر مقایسهای تابع هزینه به نامهای (CF1) [۱۵] و (CF2) [۳۱] برای ساختار پیشنهادی به صورت زیر بیان میشود که مطابق جدول ۲ برتری طراحی ساختار پیشنهادی را تایید میکند.

$$CF_{l} = \frac{\left(N_{SW} + N_{Dr} + N_{DD} + N_{C} + \alpha TSV\right) \times N_{DC}}{N_{Level}}$$
(1A)



ساختارهای مرجع [۱۲]،[۱۳] و [۲۸] شکل ۶ نشان داده شده است، برتری راندمان ساختار پیشنهادی نسبت به سایر ساختارهای مقایسه شده تایید

مىشود.

۵- نتایج شبیهسازی

در این بخش برای ارزیابی عملکرد توپولوژی پیشنهادی، ابتدا ساختار پیشنهادی با استفاده از نرمافزار متلب شبیهسازی شده است. سپس، به منظور تایید عملکرد آن نمونه آزمایشگاهی در مقیاس ۵۰۰ وات مطابق شکل ۷ پیادهسازی شده است. فهرست پارامترهای استفاده شده در شبیهسازی و پیادهسازی در جدول ۳ ارائه شده است.

برای تولید سیگنالهای کلیدزنی از استراتژی مدولاسیون پهنای پالس شیفت سطح (LS-PWM) استفاده شده است. در این روش فرکانس سیگنال مرجع ۵۰ هرتز و فرکانس سیگنالهای حامل ۳۵۰۰ هرتز در نظر گرفته شده است. از یک منبع dc به اندازه ۵۰ ولت به عنوان ولتاژ ورودی، سوئیچهایی با مشخصات IRFP460 و خازنهایی با ظرفیت محاسبه شده از معادلات (۸) تا (۱۰) به کار رفته است. شبیهسازی در شرایط عملی انجام شده و مقاومت پارازیتی سوئیچهای IRFP460 با استفاده از دیتاشیت آنها حاصل



شکل ۷- نمونه آزمایشگاهی اینورتر پیشنهادی

جدول ۳- مشخصات موردنیاز برای شبیهسازی و پیادهسازی

| مقدار                     | پارامتر                   |
|---------------------------|---------------------------|
| ۵۰ ولت                    | ولتاژ ورودى               |
| •/٩٢                      | انديس مدولاسيون           |
| ۵۰ هر تز                  | فركانس مولفه اصلى         |
| ۳۵۰۰هرتز                  | فركانس كليدزني            |
| ۲۸ اهم                    | مقاومت بار                |
| ۵۰ میلی هانری             | سلف بار                   |
| ۰/۱ میلی هانری            | سلف شارژ                  |
| ۳۳۰۰ میکروفاراد (۱۰۰ ولت) | $C_1$ ظرفیت خازن          |
| ۳۳۰۰ میکروفاراد (۱۰۰ ولت) | ظرفيت خازن C <sub>2</sub> |
| ۳۳۰۰ میکروفاراد (۶۳ ولت)  | ظرفيت خازن C3             |

شده است. از یک سلف ۱/۰ میلی هانری به همراه دیود موازی هرزگرد برای محدودسازی جریان هجومی استفاده شده است. در نهایت برای تایید عملکرد صحیح ساختار پیشنهادی، نتایج شبیهسازی و همچنین نتایج تجربی ارائه

شده است.

ور شکلهای ۸ الی ۱۴ نتایج شبیه سازی و تجربی شکل موجهای مختلف ساختار پیشنهادی تحت شرایط متفاوت در کنار هم ارائه شده است. شکل ۸–(الف) و ۸–(ب) به ترتیب نشان دهنده نتایج شبیه سازی و تجربی شکل موجهای ولتاژ خروجی و جریان بار تحت بار مقاومتی خالص میباشند. مطابق شکل ۸، مقدار پیک ولتاژ خروجی اینورتر پیشنهادی با ولتاژ ورودی ۵۰ ولت برابر با ۱۵۰ ولت میباشد که قابلیت تولید خروجی ۱۳ سطحی با بهره ولتاژ ۳ را نشان میدهد. در شکل ۸–(ج) محتوای هارمونیکی کل شکل موج ولتاژ خروجی اینورتر پیشنهادی نشان داده شده است. با توجه به نتایج شبیه سازی و تجربی و محتوای هارمونیکی کل، کیفیت نتایج شبیه سازی و تجربی و محتوای هارمونیکی کل، کیفیت میالای شکل موج ولتاژ خروجی اینورتر پیشنهادی قابل رویت





در شکل ۹–(الف) و ۹–(ب) به ترتیب نتایج شبیهسازی و تجربی در طول تغییر بار از مقاومتی خالص به اهمی-سلفی نشان داده شده است. مطابق شکل ۹، اینورتر پیشنهادی در طول تغییر بار عملکرد کاملا درستی از خود نشان داده است. از شکل ۸ و ۹ میتوان به وضوح مشاهده کرد که ساختار پیشنهادی تحت شرایط بارگذاری مختلف عملکرد درستی از خود نشان داده است. در شکل ۱۰ شکل موجهای ولتاژ خروجی و جریان بار با تغییر اندیس مدولاسیون برای نشان دادن صحت عملکرد پاسخ دینامیکی اینورتر پیشنهادی نشان داده شده است. مطابق این شکل میتوان بیان کرد که



شکل (۹): شکل موجهای ولتاژ خروجی و جریان بار تحت شرایط تغییر دینامیکی بار از اهمی به اهمی-سلفی؛ (الف): نتایج شبیهسازی، (ب): نتایج تجربی

با کاهش اندیس مدولاسیون از ۰/۹۲ به ۰/۶۵ در لحظه t=0.34 sec، ولتاژ خروجی ١٣ سطحی با پيک ١۵٠ ولت به ولتاژ خروجي ٩ سطحي با پيک ١٠٠ ولت كاهش يافته است. بنابراین با کاهش اندیس مدولاسیون، تعداد سطوح ولتاژ خروجی ساختار پیشنهادی به درستی کاهش یافته است. در شکل ۱۱-(الف) و ۱۱-(ب) به ترتیب نتایج شبیهسازی و تجربی ولتاژ دو سر سوئیچهای S<sub>4</sub> ،S<sub>2</sub> و S<sub>8</sub> نشان داده شده است. در شکل ۱۱-(ج) و ۱۱(-(د) به ترتیب نتایج شبیه سازی و تجربی ولتاژ خازن C1 و ولتاژ دو سر سوئیچهای S6 و S7 نشان داده شده است. مطابق این شکل قابل بیان است که ریپل ولتاژ خازن C<sub>1</sub> برابر با ۲/۵ ولت و مع<mark>اد</mark>ل ۵ درصد ولتاژ خازن  $C_1$  حاصل شده است. در شکل ۱۱–(ه) و ۱۱–(و) به ترتیب نتایج شبیهسازی و تجربی ولتاژ دو سر سوئیچهای S<sub>3</sub> ،S<sub>1</sub> و S<sub>9</sub> نشان داده شده است. مطابق شکل ۱۱ می توان بیان کرد که سوئیچهای S<sub>1</sub>، S<sub>2</sub>، S<sub>1</sub> و S<sub>2</sub> در فرکانس مولفه اصلی عمل می کنند. بنابراین عملکرد در فرکانس پایه این سوئیچها، منجر به کاهش تلفات توان ساختار پیشنهادی مے شود.



شکل ۱۱ (الف): شکل موج نتایج شبیهسازی ولتاژ سوئیچهای S2 ، S4 و S8 ، (ب): شکل موج نتایج تجربی ولتاژ سوئیچهای S2 و S4 ، (ج): شکل موج نتایج شبیهسازی ولتاژ خازن C1 و ولتاژ سوئیچهای S6 و S7، (د): شکل موج نتایج تجربی ولتاژ خازن C1 و ولتاژ سوئیچهای S6 و 57 ، (ه): شکل موج نتایج شبیهسازی ولتاژ سوئیچهای S1، S1 و S3، (و): شکل موج نتایج تجربی ولتاژ سوئیچهای S4، S2 و S

در شکل ۱۲-(الف) و ۱۲-(ب) به ترتیب نتایج شبیهسازی و تجربی ولتاژ خازن  $C_2$  و ولتاژ سوئیچ  $S_5$  نشان داده شده است. مطابق این شکل ریپل ولتاژ خازن C<sub>2</sub> برابر با ۲ ولت حاصل شده که معادل ۴ درصد ولتاژ این خازن است. در شکل ۱۲-(ج) و ۱۲-(د) به ترتیب نتایج شبیه سازی و تجربی ولتاژ خازن C3 و ولتاژ سوئيچ S11 نشان داده شده است. مطابق این شکل ریپل ولتاژ خازن C<sub>3</sub> برابر با ۲ ولت حاصل شده که معادل ۸ درصد ولتاژ این خازن است. از شکل ۱۱ و ۱۲ قابل مشاهده است که ریپل ولتاژ خازنهای ساختار پیشنهادی در محدوده مجاز میباشد. ریپل ولتاژ مناسب خازنها، کیفیت شکل موجهای خروجی را بهبود میبخشد. با توجه به شکل ۱۱ و ۱۲ می توان بیان کرد که ولتاژ خازن ها به طور خودکار متعادل میشوند. همچنین قابل بیان است که ولتاژ خازنها در طول تغییر بار و حتی در مقادیر مختلف اندیس مدولاسیون هم دارای تعادل خودکار میباشند. با توجه به این شکلها می توان بیان کرد نتایج شبیه سازی ولتاژ

خازنها و ولتاژ دو سر سوئیچهای به دست آمده کاملا با نتایج پیادهسازی مطابقت دارد.

در شکل ۱۳ شکل موجهای جریان خازنهای ساختار پیشنهادی نشان داده شده است. شکل ۱۳–(الف) و ۱۳–(ب) به ترتیب نتایج شبیهسازی و تجربی جریان خازن ۲۱ را نشان می دهند. شکل ۱۳–(ج) و ۱۳–(د) به ترتیب نتایج شبیه سازی و تجربی جریان خازن  $c_2$  را نشان می دهند. شکل ۱۳–(ه) و ۱۳–(و) به ترتیب نتایج شبیه سازی و تجربی شکل ۱۳–(ه) و ۱۳–(و) به ترتیب نتایج شبیه سازی و تجربی جریان خازن  $c_3$  را نشان می دهند. در شکل ۱۳ جریان خازنها با اعمال روش شارژ نرم برای محدود سازی جریان پیک هر دو جریان خازن ۲۱ و  $c_2$  معادل ۱۵ آمپر می باشند. پیک هر دو جریان خازن ا $c_3$  و ۲۵ معادل ۱۵ آمپر می باشند. شدن جریان همارژ نرم ساختار پیشنهادی منجر به محدود آنها شده است. مطابق شکل ۱۳ پیک جریان خازن  $c_3$  آنها شده است. از جریان نام طلوب



شکل (۱۲): (الف): شکل موج نتایج شبیهسازی ولتاژ خازن C2 و ولتاژ سوئیچ S5، (ب): شکل موج نتایج تجربی ولتاژ خازن C2 و ولتاژ سوئیچ S5، (ج): شکل موج نتایج شبیهسازی ولتاژ خازن C3 و ولتاژ سوئیچ S1۱، (د): شکل موج نتایج تجربی ولتاژ خازن C3 و ولتاژ سوئیچ S1۱



شکل ۱۳– (الف): نتایج شبیهسازی جریان خازن C1، (ب): نتایج تجربی جریان خازن C1، (ج): نتایج شبیهسازی جریان خازن C2، (د): نتایج تجربی جریان خازن C2، (ه): نتایج شبیهسازی جریان خازن C3، (و): نتایج تجربی جریان خازن C3

از قرار گرفتن این خازن در مسیر بار میباشد. از آنجا که این خازن به بار متصل است، جریان بار از آن عبور کرده و جریان هجومی در خازن C3 مشاهده نمی شود.

## ۶- نتیجهگیری

در این مقاله یک اینورتر ۱۳ سطحی با منبع dc واحد، ۱۱ سوئیچ و سه خازن پیشنهاد شده است. اینورتر پیشنهادی قابلیت تقویت ۳ برابری ولتاژ ورودی را در خروجی دارد. خازنهای موجود در ساختار با روش اتصال سری/موازی با منبع ورودی دارای قابلیت تعادل خودکار میباشند. برای

تولید پالسهای کلیدزنی سوئیچها از یک روش مدولاسیون پهنای پالس شیفت سطح (LS-PWM) استفاده شده است. برتریهای ساختار پیشنهادی با یک ارزیابی و تحلیل مقایسهای با در نظر گرفتن پارامترهای مختلف تایید شده است. بنابراین، با توجه به نتایج این مقایسه میتوان به مزایایی مانند تعداد سوئیچ کم، منبع db واحد، عدم وجود دیود و هزینه کم ساختار پیشنهادی با توجه به هر دو تابع هزینه CF1 و CF2 اشاره کرد. همچنین قابل بیان است که ساختار پیشنهادی نسبت به ساختار مقایسه شده مرجع [۲7] با ضریب وزنی ۵/۰ با توجه به تابع هزینه اول (CF1) کار نرفته است، تلفات هدایتی مربوط به چنین دیودهایی وجود نخواهد داشت و ساختار پیشنهادی به راندمان بهتری در توانهای متفاوت دست مییابد. تشابه نتایج شبیهسازی و پیادهسازی در شرایط مختلفی مانند تغییر بار و تغییر اندیس مدولاسیون صحت عملکرد ساختار پیشنهادی را نشان میدهد.

حداقل ۹ درصد و با توجه به تابع هزینه دوم (CF<sub>2</sub>) حداقل ۱۳ درصد بهبود یافته است. در ضمن، برای تحلیل تلفات توان و راندمان ساختار پیشنهادی، یک مقایسه تلفاتی در محیط شبیهسازی اجرا شده است که برتری راندمان ساختار پیشنهادی را در مقایسه با ساختارهای مشابه تایید می کند. از آن جاییکه در ساختار پیشنهادی هیچ دیود مستقلی به

## مراجع

[1] Sarebanzadeh, M., Hosseinzadeh, M.A., Garcia, C., Babaei, E., Islam, S. and Rodriguez, J., 2021. Reduced switch multilevel inverter topologies for renewable energy sources. *IEEE Access*, 9, pp.120580-120595.

[2] Hosseinzadeh, M.A., Sarebanzadeh, M., Rivera, M., Babaei, E. and Wheeler, P., 2020. A reduced single-phase switched-diode cascaded multilevel inverter. *IEEE Journal of Emerging and Selected Topics in Power Electronics*, 9(3), pp.3556-3569

[3] Barzegarkhoo, R., Moradzadeh, M., Zamiri, E., Kojabadi, H.M. and Blaabjerg, F., 2017. A new boost switchedcapacitor multilevel converter with reduced circuit devices. *IEEE Transactions on Power Electronics*, 33(8), pp.6738-6754

[4] Sandeep, N. and Yaragatti, U.R., 2017. A switched-capacitor-based multilevel inverter topology with reduced components. *IEEE Transactions on Power Electronics*, *33*(7), pp.5538-5542

[5] Bana, P.R., Panda, K.P., Naayagi, R.T., Siano, P. and Panda, G., 2019. Recently developed reduced switch multilevel inverter for renewable energy integration and drives application: topologies, comprehensive analysis and comparative evaluation. *IEEE access*, 7, pp.54888-54909.

[6] Karimi, M., Kargar, P. and Varesi, K., 2022. An extendable asymmetric boost multi-level inverter with selfbalanced capacitors. *International Journal of Circuit Theory and Applications*, 50(4), pp.1297-1316

[7] Siddique, M.D., Mekhilef, S., Shah, N.M., Sandeep, N., Ali, J.S.M., Iqbal, A., Ahmed, M., Ghoneim, S.S., Al-Harthi, M.M., Alamri, B. and Salem, F.A., 2019. A single DC source nine-level switched-capacitor boost inverter topology with reduced switch count. *IEEE Access*, 8, pp.5840-5851

[8] Sathik, M.J., Bhatnagar, K., Sandeep, N. and Blaabjerg, F., 2019. An improved seven-level PUC inverter topology with voltage boosting. *IEEE Transactions on Circuits and Systems II: Express Briefs*, 67(1), pp.127-131.

[9] Sathik, M.J., Sandeep, N., Almakhles, D. and Blaabjerg, F., 2020. Cross connected compact switched-capacitor multilevel inverter (c 3-scmli) topology with reduced switch count. *IEEE Transactions on Circuits and Systems II: Express Briefs*, 67(12), pp.3287-3291.

[10] Barzegarkhoo, R., Forouzesh, M., Lee, S.S., Blaabjerg, F. and Siwakoti, Y.P., 2022. Switched-capacitor multilevel inverters: A comprehensive review. *IEEE Transactions on Power Electronics*, *37*(9), pp.11209-11243.

[11] Khoun-Jahan, H., Shotorbani, A.M., Abapour, M., Zare, K., Hosseini, S.H., Blaabjerg, F. and Yang, Y., 2021. Switched capacitor based cascaded half-bridge multilevel inverter with voltage boosting feature. *CPSS Transactions on Power Electronics and Applications*, *6*(1), pp.63-73.

[12] Panda, K.P., Bana, P.R. and Panda, G., 2020. A reduced device count single DC hybrid switched-capacitor self-balanced inverter. *IEEE Transactions on Circuits and Systems II: Express Briefs*, 68(3), pp.978-982.

[13] Islam, S., Siddique, M.D., Iqbal, A. and Mekhilef, S., 2022. A 9-and 13-Level Switched-Capacitor-Based Multilevel Inverter With Enhanced Self-Balanced Capacitor Voltage Capability. *IEEE Journal of Emerging and Selected Topics in Power Electronics*, *10*(6), pp.7225-7237.

[14] Roy, T., Sadhu, P.K. and Dasgupta, A., 2019. Cross-switched multilevel inverter using novel switched capacitor converters. *IEEE transactions on industrial electronics*, 66(11), pp.8521-8532

[15] Anand, V. and Singh, V., 2021. A 13-level switched-capacitor multilevel inverter with single DC source. *IEEE Journal of Emerging and Selected Topics in Power Electronics*, 10(2), pp.1575-1586.

[16] Tran, T.T., Nguyen, M.K., Duong, T.D., Lim, Y.C. and Choi, J.H., 2021. A switched-capacitor-based six-level inverter. *IEEE Transactions on Power Electronics*, *37*(4), pp.4804-4816.

[17] Ye, Y., Zhang, G., Wang, X., Yi, Y. and Cheng, K.W.E., 2021. Self-balanced switched-capacitor thirteen-level inverters with reduced capacitors count. *IEEE Transactions on Industrial Electronics*, 69(1), pp.1070-1076

[18] Sandeep, N., 2020. A 13-level switched-capacitor-based boosting inverter. *IEEE Transactions on Circuits and Systems II: Express Briefs*, 68(3), pp.998-1002.

[19] Sheir, A., Youssef, M.Z. and Orabi, M., 2018. A novel bidirectional T-type multilevel inverter for electric vehicle applications. *IEEE Transactions on Power Electronics*, *34*(7), pp.6648-6658.

[20] B. P. McGrath and D. G. Holmes, "Multicarrier PWM strategies for multilevel inverters," IEEE Trans. Ind. Electron., vol. 49, no. 4, pp. 858-867, Aug. 2002.

[21] Baghaee, H.R., Kaviani, A.K., Mirsalim, M. and Gharehpetian, G.B., 2012, February. Harmonic optimization in single DC source multi-level inverters using RBF neural networks. In 2012 3rd Power Electronics and Drive Systems Technology (PEDSTC) (pp. 403-409). IEEE.

[22] Du, S., Liu, J. and Liu, T., 2014. Modulation and closed-loop-based DC capacitor voltage control for MMC with fundamental switching frequency. *IEEE Transactions on Power Electronics*, *30*(1), pp.327-338.

[23] Siddique, M.D., Prathap Reddy, B., Iqbal, A. and Mekhilef, S., 2020. Reduced switch count-based N-level boost inverter topology for higher voltage gain. *IET Power Electronics*, 13(15), pp.3505-3509.

[24] Jahan, H.K., Abapour, M. and Zare, K., 2018. Switched-capacitor-based single-source cascaded H-bridge multilevel inverter featuring boosting ability. *IEEE Transactions on Power Electronics*, 34(2), pp.1113-1124.

[25] Shayeghi, H., Seifi, A., Hosseinpour, M. and Bizon, N., 2022. Developing a Generalized Multi-Level Inverter with Reduced Number of Power Electronics Components. *Sustainability*, *14*(9), p.5545.

[26] Seifi, A., Hosseinpour, M. and Hosseini, S.H., 2023. A novel bidirectional modular multilevel inverter utilizing diode-based bidirectional unit. *International Journal of Circuit Theory and Applications*.

[27] Bhatnagar, P., Singh, A.K., Gupta, K.K. and Siwakoti, Y.P., 2021. A switched-capacitors-based 13-level inverter. *IEEE Transactions on Power Electronics*, *37*(1), pp.644-658.

[28] Islam, S., Siddique, M.D., Iqbal, A., Mekhilef, S. and Al-Hitmi, M., 2022. A Switched Capacitor-Based 13-Level Inverter with Reduced Switch Count. *IEEE Transactions on Industry Applications*, 58(6), pp.7373-7383.

[29] Roy, T. and Sadhu, P.K., 2020. A step-up multilevel inverter topology using novel switched capacitor converters with reduced components. *IEEE Transactions on industrial electronics*, 68(1), pp.236-247.

[30] Kim, K.M., Han, J.K. and Moon, G.W., 2020. A high step-up switched-capacitor 13-level inverter with reduced number of switches. *IEEE Transactions on Power Electronics*, *36*(3), pp.2505-2509.

[31] Panda, K.P., Bana, P.R. and Panda, G., 2020. A switched-capacitor self-balanced high-gain multilevel inverter employing a single DC source. *IEEE Transactions on Circuits and Systems II: Express Briefs*, 67(12), pp.3192-3196

مجله مدلسازی در مهندسی